ESPECIFICOS 5
![]() |
![]() |
![]() |
Título del Test:![]() ESPECIFICOS 5 Descripción: ESPECIFICOS 5 Fecha de Creación: 2019/09/21 Categoría: Otros Número Preguntas: 34
|




Comentarios |
---|
NO HAY REGISTROS |
CUANDO DOS NUMEROS DE N DIGITOS CADA UNO SE SUMAN Y LA SUMA OCUPA N + 1 DIGITOS, DECIMOS QUE HUBO UN: DESBORDAMIENTO. SUMA. ALTERACION. DIGITOS. UN_______ES UN CIRCUITO COMBINACIONAL QUE COMPARA DOS NUMEROS, A Y B, Y DETERMINA SUS MAGNITUDES RELATIVAS. COMPARADOR DE MAGNITUDES. COMPARADOR COMBINACIONAL. COMPARADOR DE MAGNITUDES. COMPARADOR BINARIO. EN LOS SISTEMAS DIGITALES, LAS CANTIDADES DISCRETAS DE INFORMACION SE REPRESENTAN CON CODIGOS:__________. BINARIOS. DECIMALES. OCTALES. HEXADECIMALES. UN________ES UN CIRCUITO COMBINACIONAL QUE CONVIERTE INFORMACION BINARIA DE N LINEAS DE ENTRADA A UN MAXIMO DE 2 A LA N LINEAS DE SALIDA DISTINTAS. DECODIFICADOR. DEMULTIPLEXOR. DEMODULADOR. CONVERTIDOR. UN DECODIFICADOR CON ENTRADA DE HABILITACION PUEDE FUNCIONAR COMO UN:______________. DESMULTIPLEXOR. CONVERTIDOR. DECODIFICADOR. MULTIPLICADOR. UN_________ES UN CIRCUITO QUE RECIBE INFORMACION DE UNA SOLA LINEA Y LA DIRIGE A UNA DE 2 A LA N POSIBLES LINEAS DE SALIDA. DESMULTIPLEXOR. INTEGRADOR. DECODIFICADOR. MULTIPLICADOR. UN_________ES UN CIRCUITO DIGITAL QUE EFECTUA LA OPERACION INVERSA DE LA QUE EFECTUA UN DECODIFICADOR. CODIFICADOR. SUMADOR. RESTADOR. MULTIPLEXOR. CIRCUITO DIGITAL QUE TIENE 2 A LA N O MENOS LINEAS DE ENTRADA Y N LINEAS DE SALIDA, ESTAS ULTIMAS GENERAN EL CODIGO BINARIO CORRESPONDIENTE AL VALOR DE ENTRADA. CODIFICADOR. MULTIPLEXOR. MULTIPLICADOR. CONVERTIDOR. UN_______ES UN CIRCUITO CODIFICADOR QUE INCLUYE LA FUNCION DE PRIORIDAD, SU FUNCIONAMIENTO ES TAL QUE, SI DOS O MAS ENTRADAS SON 1 AL MISMO TIEMPO, LA SALIDA PRIORITARIA TENDRA PRECEDENCIA. CODIFICADOR CON PRIORIDAD. CODIFICADOR SIN PRIORIDAD. DECODIFICADOR CON PRIORIDAD. DECODIFICADOR DIN PRIORIDAD. EN ELECTRÓNICA DIGITAL, UN_____ES UN CIRCUITO COMBINACIONAL QUE SELECCIONA INFORMACION BINARIA DE UNA DE MUCHAS LINEAS DE ENTRADA Y LA ENVIA A UNA SOLA SALIDA. MULTIPLEXOR. DEMULTIPLEXOR. CODIFICADOR. DECODIFICADOR. EL DIAGRAMA DE BLOQUE DE UN MULTIPLEXOR A VECES SE REPRESENTA CON UN SIMBOLO EN FORMA DE:__________. CUÑA. TRIANGULO. CIRCULO. RECTANGULO. LOS MULTIPLEXORES TAMBIEN SE DENOMINAN__________, PUES SELECCIONAN UNA DE VARIAS ENTRADAS Y DIRIGEN LA INFORMACION BINARIA A LA LINEA DE SALIDA. SELECTORES DE DATOS. SELECTORES DE SEÑAL. SELECTORES DE VOLTAJE. SELECTORES DE CORRIENTE. EN UNA COMPUERTA DE TRES ESTADOS, ¿COMO SE COMPORTA SU TERCER ESTADO?. COMO UN CIRCUITO ABIERTO. COMO UN CIRCUITO SERIE. COMO UN CIRCUITO EN CORTO. COMO UN CIRCUITO EN PARALELO. EN HDL PARA CIRCUITOS COMBINACIONALES, ¿TIPO DE MODELADO QUE DESCRIBE EL CIRCUITO ESPECIFICANDO LAS COMPUERTAS Y COMO SE CONECTAN ENTRE SI?. MODELADO EN EL NIVEL DE COMPUERTAS. MODELADO COMBINACIONAL. MODELADO DE ENTRADAS. MODELADO COMBINACIONAL. EN HDL PARA CIRCUITOS COMBINACIONALES, ¿TIPO DE MODELADO QUE SE UTILIZA PRIMORDIALMENTE PARA DESCRIBIR CIRCUITOS COMBINACIONALES?. MODELADO DE FLUJO DE DATOS. MODELADO COMBINACIONAL. MODELADO DE SEÑALES. MODELADO DE VOLTAJES. EN COMPUERTAS DE TRES ESTADOS, ¿COMO SE IDENTIFICA UN ESTADO DE ALTA IMPEDANCIA EN HDL. Z. R. I. G. EN COMPUERTAS DE TRES ESTADOS UTILIZANDO HDL, ¿QUE PALABRA CLAVE SE UTILIZA PARA INDICAR QUE LA SALIDA TIENE MULTIPLES ALIMENTACIONES?. TRI. MUL. VERY. HL. DE ACUERDO A LOS OPERADORES DE VERILOG HDL, ¿QUE OPERACION REALIZA EL SIMBOLO +?. SUMA BINARIA. RESTA BINARIA. MULTIPLICACION. DIVICION BINARIA. DE ACUERDO A LOS OPERADORES DE VERILOG HDL, ¿QUE OPERACION REALIZA EL SIMBOLO &. OPERACION AND BIT POR BIT. OPERACION OR BIT POR BIT. OPERACION NAND BIT POR BIT. OPERACION NOT BIT POR BIT. EN HDL PARA CIRCUITOS COMBINACIONALES, ¿TIPO DE MODELADO QUE PERMITE DESCRIBIR CIRCUITOS COMBINACIONALES POR SU FUNCION?. MODELADO DE FLUJO DE DATOS. MODELADO DE BITS. MODELADO DE FUNCIONES. MODELADO COMBINACIONAL. EN HDL PARA CIRCUITOS COMBINACIONALES, ¿TIPO DE MODELADO QUE REPRESENTA A LOS CIRCUITOS DIGITALES EN UN NIVEL FUNCIONAL Y ALGORITMICO Y SE UTILIZA PRIMORDIALMENTE PARA DESCRIBIR CIRCUITOS SECUENCIALES?. MODELADO DE COMPORTAMIENTO. MODELADO SECUENCIAL. MODELADO COMBINACIONAL. MODELADO ALGORITMICO. LAS SALIDAS DE UN CIRCUITO_________SON FUNCION NO SOLO DE LAS ENTRADAS, SINO TAMBIEN DEL ESTADO ACTUAL DE LOS ELEMENTOS DE ___________. SECUENCIAL/ ALMACENAMIENTO. SECUENCIAL/MEMORIA. INTEGRADO/COMPUERTAS. SECUENCIAL/RETARDO. ESTE CIRCUITO SE ESPECIFICA COMO UNA SUCESION TEMPORAL DE ENTRADAS, SALIDAS Y ESTADOS INTERNOS. CIRCUITO SECUENCIAL. CIRCUITO DIGITAL. CIRCUITO DE COMPUERTAS. CIRCUITO LOGICO. ES UN SISTEMA CUYO COMPORTAMIENTO SE DEFINE CONOCIENDO SUS SEÑALES EN INSTANTES DISCRETOS. CIRCUITO SECUENCIAL SINCRONO. CIRCUITO LOGICO. CIRCUITO SECUENCIAL ASINCRONO. CIRCUITO DIGITAL. EL COMPORTAMIENTO DE UN CIRCUITO SECUENCIAL __________ DEPENDE DE LAS SEÑALES DE ENTRADA EN CUALQUIER INSTANTE DADO Y DEL ORDEN EN QUE CAMBIAN LAS ENTRADAS. ASINCRONICO. SINCRONO. ESTABLE. SINCRONIZADO. LOS ELEMENTOS DE ALMACENAMIENTO QUE SUELEN USARSE EN UN CIRCUITO___________ SON DISPOSITIVOS DE RETARDO DE TIEMPO. SECUENCIAL ASINCRONO. SECUENCIAL SINCRONO. SECUENCIAL LOGICO. SECUENCIAL DE RETARDO. UTILIZA SEÑALES QUE AFECTAN A LOS ELEMENTOS DE ALMACENAMIENTO UNICAMENTE EN INSTANTES DISCRETOS, LA SINCRONIZACION LA LOGRA CON UN GENERADOR DE RELOJ. CIRCUITO SECUENCIAL SINCRONO. CIRCUITO SECUENCIAL ASINCRONO. CIRCUITO DIGITAL. CIRCUITO ESTABLE. LOS ELEMENTOS DE ALMACENAMIENTO EMPLEADOS EN LOS CIRCUITOS SECUENCIALES CON RELOJ SE LLAMAN: FLIP FLOPS. MEMORIAS. CIRCUITO DIGITAL. CIRCUITO LOGICO. ESTE CIRCUITO PUEDE MANTENER UN ESTADO BINARIO INDEFINIDAMENTE EN TANTO SE ALIMENTE ELECTRICIDAD AL CIRCUITO HASTA QUE UNA SEÑAL DE ENTRADA LE INDIQUE QUE DEBE CAMBIAR EL ESTADO. FLIP FLOP. MEMORIA. COMPUERTA LOGICA. INTEGRADO. LOS TIPOS MAS BASICOS DE FLIP FLOPS OPERAN CON NIVELES DE SEÑAL Y SE LLAMAN. LATCHES. MEMORIAS. INTEGRADOS. VOLTAJES. EL CIRCUITO LATCH SR PUEDE ESTAR CONFORMADO POR DOS COMPUERTAS _______ O _______ ACOPLADAS EN CRUZ. NOR/NAND. OR/AND. NOT/NAND. NOR/AND. EL LATCH TIENE DOS ESTADOS UTILES, CUANDO LA SALIDA Q=1 Y Q =0 DECIMOS QUE ESTA EN EL ESTADO: ESTABLECIDO. NO ESTABLECIDO. ALTO. BAJO. EN EL CIRCUITO LATCH SR DE COMPUERTAS NAND SE DEBE EVITAR QUE LAS ENTRADAS SEAN____, YA QUE SE OBTIENE UNA CONDICION QUE NO ESTA DEFINIDA. AMBAS CERO. AMBAS UNO. AMBAS ATERRIZADAS. AMBAS IGUAL. EN UN FLIP FLOP SR DE COMPUERTAS NOR, CUANDO LA ENTRADA S=0 Y R=1 LAS SALIDAS Q Y Q SON: 0 Y 1. 0 Y 0. 1 Y 1. Y Y X. |